Adeas ontwikkelt de best mogelijke (meet-) ontvanger o.a. door zoveel mogelijk stappen in de ontvangerketen digitaal uit te voeren. Om de grote hoeveelheid data in het frontend te verwerken is voor een FPGA implementatie gekozen. In de lezing lichten we het ontwerp van de hele keten in een RF ontvanger toe. Van tuner en digitaal gerealiseerde elementen zoals een FIR filter en sample rate converter tot het transport van I/Q- en meta-data t.b.v. verdere verwerking in software.
Antoine Hermans, Adeas